作者: 吴文吉投资要点摩尔定律放缓,芯片特征尺寸已接近物理极限,先进封装成为提升芯片性能,延续摩尔定律的重要途径。先进封装是指处于前沿的封装形式和技术,通过优化连接、在同一个封装内集成不同材料、线宽的半导体集成电路和器件等方式,提升集成电路的连接密度和集成度。目前,带有倒装芯片(FC)结构的封装、晶圆级封装(WLP)、系统级封装(SiP)、2.5D/3D封装等均被认为属于先进封装范畴。先进封装增速高于整体封装,2.5D/3D封装增速居先进封装之首。根据Yole,2021年,先进封装市场规模约375亿美元,占整体封装市场规模的44%,预计到2027年将提升至占比53%,约650亿美元,CAGR21-27为9.6%,高于整体封装市场规模CAGR21-276.3%。先进封装中的2.5D/3D封装多应用于(x)PU, ASIC, FPGA,3DNAND, HBM, CIS等,受数据中心、高性能计算、自动驾驶等应用的驱动,2.5D/3D封装市场收入规模CAGR21-27高达14%,在先进封装多个细分领域中位列第一。先进封装处于晶圆制造与封测制程中的交叉区域,涉及IDM、晶圆代工、封测厂商,市场格局较为集中,前6大厂商份额合计超过80%。全球主要的6家厂商,包括2家IDM厂商(英特尔、三星),一家代工厂商(台积电),以及全球排名前三的封测厂商(日月光、Amkor、JCET),合计处理了超过80%的先进封装晶圆。TSV指Through Silicon Via,硅通孔技术,是通过硅通道垂直穿过组成堆栈的不同芯片或不同层实现不同功能芯片集成的先进封装技术。TSV主要通过铜等导电物质的填充完成硅通孔的垂直电气互连,减小信号延迟,降低电容、电感,实现芯片的低功耗、高速通信,增加带宽和实现器件集成的小型化需求。此前,芯片之间的连接大多都是水平的,TSV的诞生让垂直堆叠多个芯片成为可能。TSV用途大致分为3种:背面连接(应用于CIS等)、2.5D封装(TSV在硅中介层)、3D封装(TSV位于有源晶粒中,用于实现芯片堆叠)。目前,国内头部封测企业如长电科技、通富微电、华天科技、晶方科技等都在TSV有所布局。目前国内封测厂进行的TSV工序多用于CIS等封装,高深宽比要求的TSV仍多由晶圆厂来完成。TSV制造涉及的相关设备种类繁多。以2.5D interposer为例,其制造流程可以分为三大部分:TSV process-Via last or Viamiddle(TSV孔的制造)、Front side process-Dual Damasceneprocess(正面制程-大马士革工艺)以及Backside process-CuExpose & RDL process(背面制程-露铜刻蚀和RDL制程)。每个部分具体环节对应不同设备及不同指标。TSV生产流程涉及到深孔刻蚀、PVD、CVD、铜填充、微凸点及电镀、清洗、减薄、键合等二十余种设备,其中深孔刻蚀、气相沉积、铜填充、清洗、CMP去除多余的金属、晶圆减薄、晶圆键合等工序涉及的设备最为关键。建议关注:代工:中芯国际封装:长电科技,通富微电,华天科技,晶方科技,盛合晶微(未上市)设备:北方华创,中微公司,盛美上海,拓荆科技,微导纳米,芯源微,华海清科,至纯科技,芯碁微装,上海精测(精测电子子公司),中科飞测,睿励仪器(中微公司持股34.75%),东方晶源(未上市)风险提示:下游需求不及预期;行业景气度复苏不及预期;公司技术与产品迭代进展不及预期等。
作者利益披露:转载,不作为证券推荐或投资建议,旨在提供更多信息,作者不保证其内容准确性。
声明:文章观点来自网友,仅为作者个人研究意见,不代表韭研公社观点及立场,站内所有文章均不构成投资建议,请投资者注意风险,独立审慎决策。